Электроника СС БИС

Материал из Википедии — свободной энциклопедии
Электроника СС БИС
Производи­тель Электроника
Дата выпуска 1989

«Электроника СС БИС» — советская векторно-конвейерная

больших интегральных схемах (БИС). Архитектурно сходна с линией Cray. Введена в опытную эксплуатацию в 1989 году
.

В конце 1970-х группа специалистов

РАН
, главой которого стал академик Мельников.

Когда решался вопрос о выборе архитектуры будущей машины, был проведён анализ существующих на то время машин подобного типа. Выбор остановился на линии

Сеймура Крея, откуда были взяты лишь основные архитектурные идеи и добавлены собственные оригинальные решения. Например, в «Электронике СС БИС» удалось реализовать выполнение операции деления, тогда как в Cray-1 была реализована лишь операция по получению обратного числа (для реализации деления, его необходимо было умножить на делимое). Для распараллеливания обработки скаляров и векторов
, были выделены функциональные устройства для обработки операций с плавающей запятой — отдельно для скаляров и для векторов.

Удачным решением было применение массовой памяти на полупроводниках, занимающей промежуточное положение между оперативной и внешней памятью — в ней хранились часто используемые файлы.

Изначально разработчики были поставлены в сложные условия. Было принято политическое решение разрабатывать компьютер на базе интегральных схем предыдущего поколения (И-200), тогда как конкурирующая разработка

Эльбрус-3, а также ЕС ЭВМ
четвёртой серии разрабатывались на базе более современных (И-300). Однако несмотря на это разработка была реализована в отличие от конкурентов.

В

1989 году прошли испытания головного образца на тестах. В 1991 году состоялись испытания системы с первой версией операционной системы, были изготовлены и налажены четыре образца, началась их установка у заказчиков. Одна из машин была соединена в двухмашинный комплекс. Пиковая производительность системы в двухмашинном варианте составляла 500 MFLOPS. В том же году был разработан проект многопроцессорной системы «Электроника СС БИС-2» с производительностью до 10 GFLOPS. Проект предполагалось реализовать на более совершенных БИС (И-400 и возможно И-500, в случае её быстрого создания). За счёт этого предполагалось увеличение тактовой частоты и интегрированности систем. Кроме основных многопроцессорных машин в неё планировалось включить мониторные машины для управления системой подготовки задач, а также подсистему с массовым параллелизмом с глубиной 12 (по четыре исполнительных устройства на каждую операцию). Предполагалось достичь программной совместимости как с «СС БИС-1», так и с Cray X-MP и Cray Y-MP. В планы коллектива Института проблем кибернетики РАН входило создание неоднородной системы. Но в 1993 году, после смерти В. А. Мельникова, работы были прекращены.[2]

Участвовавший в разработке инженер и разработчик микросхем Юрий Панчул охарактеризовал проект «… неудачей эпических масштабов — компьютер заработал только спустя 13 лет после своего заокеанского брата. До 1991 года было выпущено 4 экземпляра машины, которые оказались не нужными абсолютно никому.»[3]

Литература

Примечания

  1. Изначально планировалась частота в 100 Мегагерц, однако на испытаниях достигнута была лишь 60 Мегагерц. При этом система памяти была способна работать на запланированной частоте. Однако проблема признана не существенной и должна была быть исправлена с применением новой серии БИС И-200Б.
  2. Ю.Митропольский. Мультиархитектура – новая парадигма для суперкомпьютеров // Электроника: НТБ. — 2005. — № 3. — С. 42 - 47. Архивировано 6 марта 2016 года.
  3. С миру по процессору. newtimes.ru. Дата обращения: 16 января 2024.

Ссылки